140CPU43412 CPU时钟和控制单元 140CPU43412包括所有 CPU 组件都同步才能顺利协同工作。控制单元以由时钟速度确定的速率执行此功能,并负责通过使用遍及整个 CPU 的定时信号来指导其他单元的操作。 随机存取存储器 (RAM) 尽管 RAM 或主存储器在此图和下图中显示,但它并不是 CPU 的真正组成部分。它的功能是存储程序和数据,以便在 CPU 需要它们时可以使用它们。
管理器是将数据流从 CPU 连接到接收内核的组件,反之亦然。它在内核和 LMem 之间建立连接并互连内核。管理器还构建了 CPU 代码与 DFE 交互的接口。 管理器和内核是用一种称为 MaxJ 的特定领域语言编写的。这种语言是Java 编程语言的超集,具有一些更适合更轻松地创建数据流程序的扩展。 编译器将内核的描述转换为数据流图,该图由后端物理布局在 FPGA 芯片上。后端通常计算量很大,因为需要考虑许多结构约束。
Mark VI 通常由具有外部短路保护的 125 V 直流电池系统供电。该系统可由 120/240 伏电源供电,并使用电源转换器整流为 125 伏直流电。 IS200STCIH1A是一块微型板,元件选择有限。 单个母 37 针(D 型)连接器位于板的长边之一的中心。 具有 51 个连接的两层端子排沿着电路板的另一个长边延伸。这被称为TB1。三位母插头位于电路板上端子排的后面。 IS200STCIH1A 中只有一个集成电路。(U1.) 它有大约 80 个电阻、几条二极管线和各种电容器。 每个角都有一个小钻孔,端子排末端有两个端子孔 (E1/E2),PCB 表面有两个较大的孔。 这些可以在每个短边上找到。代码 3212、类型 6 和 FA/00 均印在组件上。板号可以在板表面的两个位置找到。